应当注意的是,具有相同带宽性能的两台示波器可以具有完全不同的上升时间、幅度和相位响应。所以,仅了解示波器的带宽无法可靠地揭示出其测量性能。此外,通过计算确定的上升时间可能也不准确。了解示波器上升和下降时间响应的最可靠方法是,使用一个比被测示波器信号快得多的理想的阶跃信号对其进行测量。
在使用DPO/DSA73304D的情况下,使用这种方法确定出9ps的上升时间。但是,信号速度可以被测量的意思是什么呢?根据正确的经验法则,信号上升时间与示波器上升时间的比值为2x或>18ps。事实证明,对于当今最快的FPGA设计中使用的28Gb/s的串行解串器(SerDes)而言,这是指定的上升时间。